Circuito Integrado TTL 74LS112. Flip-flop J-K negativo biestable T con funciones clear y preset Cuando las funciones de preset y clear están inactivos (alto), los datos a las entradas J y K que satisfacen los requisitos de tiempo de configuración se transfieren a las salidas en el borde con pendiente negativa del pulso de reloj. Reloj de activación se produce a un nivel de tensión y no está directamente relacionada con el tiempo de subida del pulso de reloj.Tras el intervalo de tiempo de espera, los datos a las entradas J y K pueden ser cambiados sin afectar los niveles en las salidas. Este versátil flip-flop puede funcionar como conmutador biestable atando J y K alta. El 74S112 se caracteriza para el funcionamiento de 0 a 70 ° C.* Totalmente amortiguado para ofrecer el máximo aislamiento de perturbaciones externas* Calidad y fiabilidad* Búffer completo para ofrecer el máximo aislamiento de las perturbaciones externas* Aplicaciones: Comunicación y Red Especificaciones* Familia: LS* Tipo Flip-flop: JK* Tipo de disparo: Edge Negativo* Tipo de salida: Differential / Complementaria* Tensión de alimentación mínima: 4.75 V* Tensión de alimentación máxima: 5.25 V* Retardo de propagación: 15 ns* Frecuencia: 30 MHz* Corriente de salida: 8 mA * Temperatura de operación mínima: 0°C* Temperatura de operación máxima: 70°C* Encapsulado: DIP* 16 pines*** NOTA*** - SI FACTURAMOS- Todos nuestros productos incluyen IVA- Solicita tu factura el mismo día de tu compra o lo mas pronto posible.ENVIOS: Los envíos por paquetería se despacharán de lunes a viernes a las 15:00 hrs.Si no son muchos productos el pedido sale el mismo día, hasta antes de las 15:00. Después de esa hora, el pedido saldrá el día siguiente hábil.POR FAVOR ACLARA TUS DUDAS ANTES DE OFERTAR, UNA VEZ OFERTADO SE PROCEDE DIRECTAMENTE A EMPAQUETAR.GRACIAS POR SU COMPRA Y PREFERENCIA